Veuillez utiliser cette adresse pour citer ce document : http://dspace1.univ-tlemcen.dz/handle/112/14773
Titre: Etude simulation et implémentation de la PLL sur FPGA
Auteur(s): DJEBBAR, Nour-El-Houda
HADDOUINE, Fatima-Zahra
Mots-clés: PLL, FPGA, BVPN, synthèse de fréquence
VHDL, les outils de CAO.
Date de publication: 11-jui-2019
Résumé: En 1932, De Bellescize a inventé les boucles de verrouillage de phase PLL pour établir la detection synchrone. Cette intervention a pris l’ampleur avec l’apparition et le développement des circuits intégrés. En effet, les PLL sont devenus des systèmes essentiels dans toutes les disciplines : télécommunications, automatiques, biomédicales et aéronautiques…Selon les applications, nous trouvons des PLL analogiques, numériques ou mixte. Dans ce travail, une étude théorique des PLL est présenté. Ensuite, en répondant à un cahier des charges nous avons simulé la PLL sur le logiciel ADIsimPLL, tout en concevant son circuit électronique et des études sur les différentes réponses temporelles, fréquentielles et l’influence du bruit. Afin de pouvoir implémenter ce circuit sur un FPGA, nous l’avons décrit en langage VHDL. L’efficacité et les perfomances de notre circuit PLL sont vérifiés par les différentes mesures électroniques au laboratoire de mesure.
URI/URL: http://dspace.univ-tlemcen.dz/handle/112/14773
Collection(s) :Master en GEE

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
Ms.ELN.Djebbar+Haddouine.pdf4,13 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.