Etude simulation et implémentation de la PLL sur FPGA

dc.contributor.authorDjebbar, Nour-El-Houdaen_US
dc.contributor.authorHaddouine, Fatima-Zahraen_US
dc.date.accessioned2019-11-10T13:57:06Zen_US
dc.date.available2019-11-10T13:57:06Zen_US
dc.date.issued2019-07-11en_US
dc.description.abstractEn 1932, De Bellescize a inventé les boucles de verrouillage de phase PLL pour établir la detection synchrone. Cette intervention a pris l’ampleur avec l’apparition et le développement des circuits intégrés. En effet, les PLL sont devenus des systèmes essentiels dans toutes les disciplines : télécommunications, automatiques, biomédicales et aéronautiques…Selon les applications, nous trouvons des PLL analogiques, numériques ou mixte. Dans ce travail, une étude théorique des PLL est présenté. Ensuite, en répondant à un cahier des charges nous avons simulé la PLL sur le logiciel ADIsimPLL, tout en concevant son circuit électronique et des études sur les différentes réponses temporelles, fréquentielles et l’influence du bruit. Afin de pouvoir implémenter ce circuit sur un FPGA, nous l’avons décrit en langage VHDL. L’efficacité et les perfomances de notre circuit PLL sont vérifiés par les différentes mesures électroniques au laboratoire de mesure.en_US
dc.identifier.urihttps://dspace.univ-tlemcen.dz/handle/112/14773en_US
dc.language.isofren_US
dc.subjectPLL, FPGA, BVPN, synthèse de fréquenceen_US
dc.subjectVHDL, les outils de CAO.en_US
dc.titleEtude simulation et implémentation de la PLL sur FPGAen_US
dc.typeThesisen_US

Files

Original bundle

Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
Ms.ELN.Djebbar+Haddouine.pdf
Size:
4.03 MB
Format:
Adobe Portable Document Format
Description:

License bundle

Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
license.txt
Size:
1.71 KB
Format:
Item-specific license agreed upon to submission
Description:

Collections