Veuillez utiliser cette adresse pour citer ce document : http://dspace1.univ-tlemcen.dz/handle/112/13224
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorKhaouani, Mohammed-
dc.date.accessioned2018-10-15T11:55:13Z-
dc.date.available2018-10-15T11:55:13Z-
dc.date.issued2018-01-25-
dc.identifier.urihttp://dspace.univ-tlemcen.dz/handle/112/13224-
dc.description.abstractLe nombre grandissant de défis à relever au quotidien pour lutter contre les effets canaux courts dans les prochaines générations de transistors MOSFET conventionnels sur bulk est singulièrement impressionnant. De ce fait, il devient donc nécessaire de développer de nouvelles architectures de transistors MOSFETs à grille multiples. Dans ce contexte, le travail présenté dans cette thèse a été principalement consacré à l’étude et la modélisation par le biais de la simulation sous environnement ATLAS-SILVACO de différentes structures de transistors MOSFET à grille enrobante. Ces architectures multi-grille apparaissent comme les futurs candidats pour relever le défi lié à la réduction de la taille de ces transistors. Le GAA MOSFET considéré comme le plus performant des transistors à grilles multiples permet un meilleur contrôle électrostatique du canal .Nos travaux de thèse portent sur l'étude et la modélisation par le biais de la simulation sous environnement SILVACO de différentes structures GAA telle que les GAA MOSFETs cylindrique et rectangulaire. Nous avons pu ainsi mettre en évidence les effets de la variation des paramètres de ces transistors sur leurs performances.en_US
dc.language.isofren_US
dc.subjectGAAMOSFET, SILVACOen_US
dc.titleEtude et conception d’un transistor nanométrique a grille enrobante GAA MOSFETsen_US
dc.typeThesisen_US
Collection(s) :Doctorat en Electronique

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
Doc.ElnKhaouani.pdf5,81 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.