Veuillez utiliser cette adresse pour citer ce document : http://dspace1.univ-tlemcen.dz/handle/112/10958
Affichage complet
Élément Dublin CoreValeurLangue
dc.contributor.authorDEMIM, Fatima Zahra-
dc.contributor.authorKEMER, Nadjet-
dc.date.accessioned2017-10-29T13:01:06Z-
dc.date.available2017-10-29T13:01:06Z-
dc.date.issued2017-06-07-
dc.identifier.urihttp://dspace.univ-tlemcen.dz/handle/112/10958-
dc.description.abstractLes systèmes de télécommunications utilisent les satellites depuis longtemps pour des différentes applications. Le synthétiseur de fréquence est un des éléments clefs de ces systèmes (émetteurs et récepteurs). Celui-ci est généralement fait à partir de boucle à verrouillage de phase (phase locked loop PLL). L’objectif de ce travail est de concevoir un synthétiseur de fréquence à division entière à base de PLL fonctionnant sur la bande allant de 2 à 4 GHz pour les communications par satellite. Ce synthétiseur devra présenter un bruit de phase le plus faible possible, un temps de réponse très petit et un faible niveau des raies parasites. La conception a été faite à l’aide du logiciel de conception ADIsimPLL.en_US
dc.language.isofren_US
dc.subjectSynthétiseur de fréquence, Bande S, Conception, Simulation, ADIsimPLL.en_US
dc.subjectSatellite, Boucle à verrouillage de phase (PLL),en_US
dc.titleConception d’un Synthétiseur de Fréquences en bande S pour les systèmes de communication par satellites.en_US
dc.typeThesisen_US
Collection(s) :Master en Télécommunication

Fichier(s) constituant ce document :
Fichier Description TailleFormat 
Ms.Tel.Demim+Kemer.pdf3,54 MBAdobe PDFVoir/Ouvrir


Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.